Hallo
Ich muß im Rahmen einer Schularbeit das Innenschaltbild eines Schaltregler IC´s erklären. Leider komme ich damit nicht besonders gut vorran.
Hoffe mir kann jemand weiter helfen.
So weit versteht ich das. Wenn falsch bitte verbessern.
Am Pin 5 liegt eine Spannung an, die über einen Wiederstand eines Spannungsteilers abfällt. Diese Spannung wird von einem Komperator, mit der Referenzspannung 1.25V verglichen. Ist die Spannung am Pin 5 kleiner als 1,25V so hat der Komperator Ausgang 1 Signal.
Das Ausgangssignal des Komperators geht auf einen Eingang einer UND Verknüpfung. Der Zweite Eingang dieser UND Verknüpfung ist vom Oszillator belegt.
Solange dar Komperator 1 Signal am Ausgang hat. Wird das SR Glied im Takt des Oszillators gesetzt und schaltet so den Transistor Q2.
Welche Aufgaben haben der Pin 7 (Ipk Sense) und Pin 3 ( Timing Capacitor) ?
Wird mit dem Timing Capacitor das Taktverhältniss des Ozillators verändert?
Vielleicht kennt ja jemand eine gute Seite wo ich so etwas nachlesen kann.
katze